RISC-V2024中国峰会-香山开发者大会嘉宾演讲PPT合集(共121套打包)

RISC-V2024中国峰会-香山开发者大会嘉宾演讲PPT合集(共121套打包)

更新时间:2025-09-01 报告数量:121份

报告合集目录

报告预览

  • 0823A
    • 026--何若轻.pdf
    • 025--HaichengLi-XiaoWang.pdf
    • 024--许海波.pdf
    • 023--杜超 .pdf
    • 021--辜善群.pdf
    • 020--费晓龙.pdf
    • 019--tan ley foon-Rahul Pathak.pdf
    • 018--王宜怀.pdf
    • 017--HaichengLi.pdf
    • 016-杨畅.pdf
    • 015-王文竹.pdf
    • 014--王经纬.pdf
    • 013--于波.pdf
    • 012--王顺.pdf
    • 011--毛晗.pdf
    • 010--徐凯亮.pdf
    • 009--高一川.pdf
    • 007--Yifan.pdf
    • 006--刘志伟.pdf
    • 005--高斐、王峰.pdf
    • 004--李盼.pdf
    • 003--肖玮.pdf
    • 002-李杨.pdf
    • 001-杨飞.pdf
请点击导航文件预览
资源包简介:

RISC-V opportunity,innovation,and collaboration igniting adoptionCalista RedmondCEO,RISC-V InternationalAugust 2024RISC-V is the industry standard ISA that expands opportunity More than 4k RISC-V members across 70 Countries4 Systems ODM,OEM18 Industry Cloud,mobile,HPC,ML,automotive172 Research Universities,Labs,other alliances4000 Individuals RISC-V engineers and advocates 107 ChipSoC,IP,FPGA3 I/OMemory,network,storage21 Services Fab,design services50 Software Dev tools,firmware,OS RISC-V memberKrste AsanovicChief Architect,RISC-V InternationalRISC-V SummitHangzhou,ChinaAugust 21,2024risc_vState of the Union2The State of the Union is strong!On the verge of widespread adoption of RISC-V application processorsRISC-V solidly established in embedded spaceRISC-V is the standard base core in new AI acceleratorsRISC-V:Flexible or Rigid?RISC-V enables very flexible architecture with many optional extensions-Supports highly tuned application-specific designs where implementer is willing to deve推动RISC-V产业升级,携手共筑RDI(RISC-V数字基础设施)新生态E-solution to winI.RISC-V:回顾与展望II.RDI:新质生产力创新引擎III.奕斯伟计算产品创新实践IV.勠力同心,共筑RDI新生态E-solution to win3I.RISC-V:回顾与展望 20222024 行业发展复盘E-solution to win4I.RISC-V:回顾与展望 RISC-V“杀手级”应用场景PC时代X86?AGI时代RISC-V移动互联时代ARMiAGI时代RISC-V新AI设备E-solution to win5I.RISC-V:回顾与展望 RISC-V“杀手级”应用场景文本生成图像生成音频生成视频生成其它内容生成复杂问题理解GAIRISC-V将成为AI的原生架青稞RISC-V与接口PHY的多快少省沁恒微电子|瑞斯科微研究院-杨勇公司简介公司简介全栈研发模式,青稞全栈研发模式,青稞RISCRISC-V+V+专业接口专业接口 由核到芯,由内而外,软硬双强由核到芯,由内而外,软硬双强泛泛MCUMCU产品格局,矩阵支撑,灵活响应市场需求产品格局,矩阵支撑,灵活响应市场需求 青稞青稞RISCRISC-V V-R RISCISC-V+V+I Interface+nterface+S Software+oftware+C Communityommunity=V Vertical structureertical structure青稞青稞RISCRISC-V V MCUMCU,多系列产品落地,多系列产品落地 基础扎实、融会贯通,强化接口开启算力新纪元基于RISC-V的开放算力探索和展望算能 高级副总裁 高鹏算力需求机遇It Starts WithRISC-VIntelligence Everywhere 探 索算能技术路线TPU More comprehensive support for Intelligent models Higher performance-cost ratio Higher performance-power ratio图片分类目标检测实例分割语义分割行为分析文字识别TPU1.0自研指令集 操作数为四维张量 大粒度指令:CONV、FC 支持 INT8、FP32 精度自研架构 单一指令核心、多个计算核心 基于 SRAM 的近存计算自研总线 简单高效 支持广播语言处理语音识别语音合成搜索推荐更多新增支持RISC-V生态视角下的商业要素必要性与重要性芯来科技 创始人 胡振波Agenda 目录201RISC-V行业发展的关键商业化要素02RISC-V CPU IP的必要性与重要性03芯来科技六年发展历程与成果04RISC-V IP 2.0模式介绍与创新分析Agenda 目录301RISC-V行业发展的关键商业化要素02RISC-V CPU IP的必要性与重要性03芯来科技六年发展历程与成果04RISC-V IP 2.0模式介绍与创新分析RISC-V是个标准,它顺应了行业大趋势底层协议开放标准化4指令集(架构)RISC-V基金会RISC-V是世界上第一个高质量、开放标准的CPU指令集RISC-V适用于所有计算系统:MCU-汽车电子-数RISC-V赋予技术创新与商业变革新机遇包云岗2024.8.21一、孕育产业变革新一轮芯片设计产业变革浪潮正来临 RISC-V入选MIT科技评论2023年十大突破性技术“芯片设计正走向开放芯片设计正走向开放,灵活灵活、开源的开源的RISCRISC-V V有望成为改变一切的芯片设计有望成为改变一切的芯片设计。”麻省 理 工 科技 评 论 2023年“全 球 十大 突 破 性技 术”榜单:一、詹姆斯韦伯太空望远镜(James Webb Space Telescope)二、用于高胆固醇的CRISPR(CRISPR for high cholesterol)三、制作图像的AI(AI that makes images)四、按需器官制作(Organs on加速打造标杆产品,推动RISC-V生态进化孟建熠 博士RISC-V工委会会长、知合计算CEO4400+全球会员数量增长迅速40%产品出货量CAGR高速增长(到2030年)402年内RVI新获批的技术规格(123项扩展)75技术工作组并行工作RISC-V社区正加速成长RISC-V技术正从通用计算走向更广泛的加速计算人工智能人工智能图形计算图形计算隐私计算隐私计算科学计算科学计算多样化计算形态CPU传统通用CPURISC-V产业当前面临的主要挑战已规模落地产品以中低性能为主软件生态尚处于发展阶段高性能产品尚未形成迭代VersionOne标杆产品吸引生态投入,并推动生态进化第2024 SiFiveRISC-V Everywhere Jack Kang 剛至堅Senior Vice President,SiF2024 SiFiveRISC-V is everywhere2024 SiFiveUnprecedented momentum for RISC-V4RISC-V is going to space with NASA/HPSCAndroid 15 officially ported to RISC-VSiFive 256-core P870-D to power datacentersAI/RISC-V hardware&software convergenceSiFive RISC-V gets functional safety and cybersecurity certifications2024 SiFiveSiFive products are in the field5A wide range of control,real-time and application processor applicationsCameraAccelerating SoC Innovation with Synopsys RISC-V SolutionsAugust 2024RISC-V Summit China 2024 James Ng,Executive Director 2024 Synopsys,Inc.2Leading electronic design automation tools and servicesBroadest portfolio of interface,foundation,processor and security IPPioneer in electronics systems solutions and AI-powered EDA37 Years of Advancing Chip Design$5.79B*Revenue(TTM)19K*Employees3,395Patents28%R&D Investment#12 global software company by revenue*Excluding SIG 2024 Synopsys,Inc.3PowerinRISC-V for Intelligent Edge Application ProcessingCharlie Su,Ph.D.CTO and President,AndesRISC-V Summit China,2024/08/21-232Subject to change without noticecopyright 2021-2024 Andes TechnologyRISC-V Market Research by SHD GroupD25F,D45,AX25MP,AX45MPD23,N25F,N45,AX45MPN25F,A25,A45MP,AX45MPN25F,N45MobileNX27V,AX25,AX45MPV,AX65Large-Scale AI/MLAcceleration,bandwidth,extensibilityN25F-SE,AX45MPV Total RISC-V SoC Market$6.1B in 2023:276.8%growth over 2022$92.7B by 2030:a CAGR of 47.4%Andes has 30%of R2024 SiFiveEnabling energy efficient DatacentersRocky ZhangPrincipal Engineer,Field Application,SiFiveRISC-V SummitHangzhou,ChinaAugust 21,20242024 SiFiveSummary3Datacenter workloads are diversifying and an opportunity exists to create optimized-for-purpose solutionsFeaturing a combination of general-purpose and application-specific processing elementsThe P870-D processor represents SiFives first processor that addresses mainstream datacenter and infrastructure use caseComplementary to SiFives IRISC-V在数据中心的挑战与机遇赛昉科技 刘文进2024年8月21日StarFive Technology Co.,Ltd.Agenda 1.RISC-V在各行业的落地现状2.RISC-V在数据中心应用面临的挑战3.RISC-V在数据中心的关键技术布局4.RISC-V步入数据中心的机遇5.赛昉对RISC-V迈入数据中心的展望StarFive Technology Co.,Ltd.RISC-V在各行业的落地现状3智能音响、智能家居、玩具伺服驱动器、变频器、PLC无线连接MCU通用MCU工业专用MCU安全芯片RV32Embedded MPUSBC、工业网关、HMI、软PLC等RV64高性能综合SoCmini-PC、Notebook、Pad、AI Box等RV64性能成熟度高低高低StarFive TRevolutionizing RISC-V adoption Integrated Solution GPU+CPU+AINew Compute platforms Proven benefit from system approach Apple SiliconEfficient use of Memory Scaling challenge Optimisation at a system level Bandwidth and system data congestionSystem level design drives ecosystem Faster adoption of RISC-V87%New Compute platforms Proven benefit from system approach Apple SiliconM1 ChipArea(2 mm)PercentageTotal Die118100%Total CPU2118%Total GPU 23.520%Total AI6.66%SLC65%49%Compute Subsystem accountsUnified Compute in RISC-V Evolving RISC-V to address AI/ML with Open Standards and Global CollaborationSLIDE1Dr.Philipp Tomsich Chief Technologist&Founder,VRULL GmbHRISC-V is a unique opportunity to build a custom AI/ML accelerators based on an open standards ecosystemBuild on a software ecosystem that is built around feature detection and the adaptation to differentiated implementationsSUPPORTED BY ONE UNIFIED ECOSYSTEMBring together the best local knowledge in the development of a global s“一生一芯”计划从零开始设计自己的RISC-V处理器芯片余子濠“一生一芯”项目组2024.08计算机系统与处理器芯片课程虚拟教研室微信公众号Website:ysyx.orgEmail:随到随学,全年开放报名“一生一芯”计划总体介绍应用程序运行时环境(简易)操作系统指令集(RISC-V)微结构电路综合物理设计物理验证版图CSEE面向所有芯片设计爱好者 不限学校 不限专业 不限年级 不限基础*支持在校生免费流片吸引提升培养熟悉深入了解软件芯片EDA香山乱序超标量缓存指令扩展分支预测IP预取一致性U-bootUEFIOpenSBILinuxGCCLLVMQEMU布线布局时钟树打破教育资源不平RISC-V走向数据中心之路2024.08武汉元石智算科技有限公司2Agenda 关于元石智算 RISC-V的发展及数据中心的演化 元石智算RISC-V跨架构云原生平台 观察与展望 元石智算核心研发平台3RISC-V&云原生方案服务算力出租云原生服务器加速服务器服务器销售存储服务器制造电信交通政务互联网医疗能源教育计算服务器服务器托管云服务武汉元石智算科技有限公司打造“MetaStone”自主品牌计算/AI/存储系统级服务器、云原生POD等产品提供安全可控的RISMA跨架构计算集群和多元算力解决方案,以及智算中心、工业、政务等行业解决方案总部位于武汉,在北全球首款全球首款RISC-V超级超级SIM芯片的技术创新与应用芯片的技术创新与应用Innovative Technology and Applications of the Worlds First RISC-V Super SIM Chip2024 年 8 月August 2024杭州杭州Hangzhou目 录contentsRISC-V超级超级SIM芯片芯片1超级SIM应用案例21.1 超级SIM卡介绍1.2 RISC-V超级SIM芯片优势1.3 技术创新与突破依据中国移动“科改示范行动”整体改革布局,中移物联网分拆发展空间和市场竞争力较强的业务设立独立子公司,积极探索以资本为纽带的管控方式。2020年12月29日,芯昇科技有限公司在南京江北新区注册成立,并为快速增长的RISC-V生态引入认证体系坚持标准,共建信赖史青昊 James Shi阿里巴巴达摩院 RISC-V高级测试专家RISC-V国际基金会 认证指导委员会主席验证基于RSIC-V的处理器设计符合统一的架构标准,是对现有自认证体系制度的重大革新为RISC-V生态(如,软件、编译器、调试器)提供信心,确保他们在获得RISC-V认证的产品上运行的正确性并可对 Processor ISA,SoC components 及 Platform 进行多层次认证满足商用级别的认证需求满足RISC-V标准持续迭代和生态快速发展的需求CSC&RVCP Introduction认证指导委员会成立于 2023年底联合TSC(技术委Company Today30+Stuff500000+User20+CountriesDistribution of productsFounded in 2023 by a passionate group of RISC-V enthusiastsProductsMilk-V PioneerMilk-V Duo/Duo256MMilk-V Mars/Mars CMLinux Mainline Support5+Products Receive Linux Mainline Support Milk-V PioneerHow to Bring RISC-V to theMainstream?Milk-V JupiterMilk-V Jupiter,powered by the Spacemit K1/M1 SoC,is the worlds first Mini ITX device to support both RVA22 and RVV1.0.This device integrates a standard PCIe connector,supporting common August 2024Hao LuanChief ArchitectRISC-V Summit China 2024https:/ Interconnect Architectures for High-performance and Complex RISC-V SoCs基于 RISC-V 复杂高性能 SoC 的互联架构优化1Confidential 2024 Arteris,Inc.The Opportunities and ChallengesInterconnect is the Enabler for High Performance&Complex SoCs Confidential 2024 Arteris,Inc.2John L.Hennessy and David A.Patterson.2019.A new golden age for computer architecture.Commun.ACM 62,2(February 2019),4860.https:/doi.org/10.1145/3282307A.Gholami,基于RISC-V的边缘侧AI MCU芯片及其应用(股票代码:688262)www.china-苏州国芯科技股份有限公司 目录01CCR4001S介绍CCR4001S INTRODUCTION开发工具链TOOL CHAIN0203公司简介COMPANY INTRODUCTION公司简介01苏州国芯科技股份有限公司www.china- 国芯科技成立于2001年,注册资金33,599.9913万元,科创板上市公司,股票代码:688262(募集资金22.6亿元)致力于服务安全自主可控国家战略,重点面向信息安全、汽车电子和工业控制、边缘计算和网络通信等关键领域,实现国产嵌入式CPU技术和芯片的自主可控指纹识别密码服务器安全网关金融POS终端RISC-V Summit China 2024 Short Talk面向实时控制应用的 RISC-V架构DSP处理器1DSP作为信息产业的核心芯片,应用领域广阔 应用领域多媒体及通讯基站、手持终端等工业控制电机控制、继电器控制等新能源光伏交变、逆变器、储能等电动汽车电机控制、多媒体等语音图像语音处理、图像处理等消费电子数字电视、手机、大家电等 2018年全球DSP市场规模近百亿美元 未 来 将 保 持 每 年 9.3%的速度增长 2025年全球DSP市场规模近两百亿美元95.8全球DSP市场规模(亿美元)1952018 2025资料来源:半导体协会、TI 2018年报、Market Study Report LLC、WImagination GPU and Risc-V Enable Industrialisation and Eco-InnovationZ,Director of ProductImaginationSpeaker:The biggest lesson that can be read from 70 years of AI research is that general methods that leverage computation are ultimately the most effective,and by a large margin.”Rich Sutton|The bitter lesson从70年的人工智能研究中可以得出的最大教训是,利用计算的通用方法最终是最有效的,而且差距非常大。AI playbook now requires efficiently scaling edge compute and at the same time driving de-fragCreating Custom RISC-V Processors Using ASIP Design ToolsAugust 22,2024 A Post-Quantum Cryptography Case Study毛海雪,新思科技解决方案事业部,资深应用工程师 2024 Synopsys,Inc.2Problem Statement:RISC-V ExtensibilityISA customization&exten-sibility drive RISC-V adoptionX32i32DM8/16/32bX32i32ALUMPYDIVAGUFIX_MPYButter-flyThis results in ASIPs with a RISC-V baseline ISAChallenges Better power,performance&area(PPA)Preserve RISC-V compatibility:Execute SW code&libraries Reuse HW peripheralsthRISC-V P Extension Implementation and DSP Application PracticeDmitry Zakharov08.2024CloudBEAR Introduction2 RISC-V IP company Est.2015 Gen.1 IP multiple time licensed Gen.1 IP based silicon in mass production Gen.2 cores are available for licensingRISC-V Processor IPBMBMseriesseriesBRBRseriesseriesBIBIseriesseriesMicro-controllers3BR-652BR-352BR-651BR-351BR-350BR-650BI-350BI-652BI-651BI-671BM-310BM-610BI-672Gen.1Gen.2Bx-3xx:RV32 Bx-6xx:RV641-wideFast and compact coresApplication cores2-wide2-wid造大器造大器,无无穷功穷功充分考虑验证地定制处理器之“实战指南“Julian HU 胡征宇胡征宇RVSC 20242Agenda 2024Codasip.All rights reserved.1.关于关于Codasip 公司公司2.为什么需要对处理器定制为什么需要对处理器定制3.实现定制计算的挑战及方法实现定制计算的挑战及方法4.产品组合最新动态产品组合最新动态3 2024Codasip.All rights reserved.关于关于Codasip 公司公司提供处理器 IP+设计工具链RISC-V 创始成员之一第一款商用 RISC-V IP 的开发者4 2024Codasip.All rights reserved.通通过支持定制计算来革新设计过支持定制计算来面向 AI 应用的玄铁扩展指令仇径阿里巴巴达摩院Contents目录SFU 扩展指令集向量 AI 扩展01Attached Matrix 扩展指令集矩阵 AI 扩展02展望和鸣谢总结01向量 AI 扩展SFU 扩展指令集(Vector Based)Runtime breakdown for BERT-Large on a Volta GPUSoftermax:Hardware/Software Co-Design of an Efficient Softmax for TransformersExponential functionReciprocal functionTangent functionSigmoid functionSoftMax functionGelu function高密度矩阵计算高密度SFU计算面向 AI 应用的 SFU 扩展向量 SFU 扩展快速算法实现Schraudolph N N.A FaRISC-V融合AI技术的芯片实践和应用进迭时空 K1 AI-CPU的产品化 一、RISC-V融合AI技术二、进迭时空K1 AI-CPU三、支持模型及实践四、落地应用23RISC-V融合AI技术ARM架构中心控制模式RISC-V架构创新模式以CPU形式提供AI算力融入主流的CPU推理生态ARM核NPU核GPU核.DRAMPCIEI/O.GPU核.DRAMPCIEI/O.RISC-V AI CPU核4X60:原生AI算力的智算核 全球首款支持256bit RVV1.0的RISC-V处理器 双发射8级按序 双发射的Vector load/store RVA22 Profile+Vector 1.0+IME(Integrated Matrix Extension)Cache+TCM的双缓存架构 复用RVV寄存器,扩展16条IME指令基于RISC-V云端推理NPU的大模型应用实践广州希姆半导体科技有限公司王得科2024/08/20目录希姆计算大模型推理软件栈基于RISC-V的云端推理NPU STCP920大模型政务智能问答应用实践1.2.3.基于RISC-V的云端推理NPU STCP920指令集:RISC-V精度:FP16/INT8算力:INT8:256 TOPS内存:16 GB LPDDR4X制程:12nm散热方式:被动应用:推理功耗:160W虚拟化:支持VM/Container规格:全高全长,单宽开发工具:希姆计算软件开发套件FP16:128 TFLOPS基于RISC-V扩展指令的领域专用架构NPCRISC-V Scalar CoreVectorUnitMemoryFetchMatrixUnitLD/STLD/STNeuraCopyright AP MEMORY TECHNOLOGY.All rights reserved.AP MEMORY GROUP confidential information.Do not copy or distribute without permission of AP MEMORY.Copyright AP MEMORY TECHNOLOGY.All rights reserved.AP MEMORY GROUP confidential information.Do not copy or distribute without permission of AP MEMORY.高性能计算(HPC)的挑战与机会Challenges and Opportunities in HPC爱普存储技术(杭州)有限公司钟雷1Copyright AP MEMORY TECHNOLOGY.All rights reserved.AP MEMORY GROUP confidential information.Do not copy or 面向RISC-V CPU大模型推理引擎PerfXLM移植与优化张先轶澎峰科技2016年,澎峰科技(PerfXLab)成立,核心团队来自中科院公司一直致力于研发算力基础软件及算力基础软件及AIAI解决方案解决方案(高性能计算库、异构计算框架以及软硬融合解决方案等),为算力芯片和算力应用行业加速计算解决方案(华为,燧原,平头哥,华大九天,中船等)关于澎峰科技公司主要获奖:2016年,中国计算机学会科技进步二等奖2017年,中国科学院杰出科技成就奖2018年,北京雏鹰人才计划,国家高新企业2021年,数字中国集成电路赛道特等奖2021年,创芯中国决赛一等AI关键算子RVV性能优化舒卓Nuclei TechnologyContents:2024/10/8Confidential 2024 Nuclei.All Rights Reserved.2嵌入式 AI 框架Nuclei RISC-V V 扩展简介使用 V 扩展优化 AI 关键算子示例在 Nuclei Evalsoc 上实测的提升效果嵌入式 AI 框架2024/10/8Confidential 2024 Nuclei.All Rights Reserved.33嵌入式 AI 框架指专门为资源受限的嵌入式设备设计的机器学习框架。由于嵌入式设备资源有限,常见做法是采用 训练-推理分离,即在服务器(多核CPU/GPU)上训练模型,然后在嵌入式设备执行模型推理。Nuclei 嵌入式 AI 框架2024/10/8ConfidentExperiences with Extending The RISC-V ISA for Matrix/AIFan Fujie(范福杰范福杰)R&D Director,Stream ComputingCONTENTS Architecture Implementation Eco-system Open-source PlanArchitectureTile-based Matrix Multiplication.RISC-style Instructions&GPR Architecture.Configurable Parameters for Implementations.Separate Tile Registers&Accumulation Registers.8 architectural tile registers,tr0 tr7 8 architectural accumulation registers,acc0 acc7Unprivileged CSRs for Type&Size Settings.Architec 面向机器学习推理应用的全同态编译器框架ANT-ACE肖琳杰程序设计语言与编译器实验室全同态加密(FHE)隐私计算云计算、金融数据分析、医疗数据处理,适用于需要在不泄露原始数据的情况下进行复杂计算的场景应用场景提供最强的隐私保护,适合高度敏感的数据处理优点计算成本高,性能较低,尚未广泛应用于实际生产环境中缺点慢数百倍到数十万倍解密猫加密用户端云端密文、集中计算编译器的作用域密文推理训练建模评估微调训练阶段预训练模型推理阶段密文推理FHE编译器明文推理推理引擎支持模型密文推理支持硬件加速器(RISC-V架构)接入支持ONNX伍华林8/21/24Terapines Confidential1兆松科技(武汉)有限公司面向RISC-V异构AI芯片的“大编译器”设计和实现目录C O N T E N T S8/21/24Terapines Confidential2动机02“大编译器”设计“大编译器”实现总结010304动机 软件1.0时代-软件2.0时代 新模型,AI加速器层不穷 模型 x 框架 x 加速器:指数级增 算库维护成本,CUDA兼容问题8/21/24Terapines Confidential3动机 LLVM对加速器的持成熟且容易 LLVM擅做标量优化 MLIR提供了多层抽象,适合做LLVM不擅长的优化 MLIR后端直接成LLVM IR方言8/21/24Terapines Confidential4“大编译器”张玉珩英特尔首席工程师23c1.Evans Data Global Development Survey Report 23.1Open industry initiative driving a vendor-neutral software ecosystem for multiarchitecture accelerated computing.Now governed by the Linux Foundation.An open alternative to single-vendor/proprietary lock-inenables easy architecture retargetingOpen,standards-based programming(C+with SYCL)so software investments continue to add value in future hardware generationsExpose and exploit all the cutting-edge features and maximizeAI专用RISC-V CPU内核构与自定义指令集扩展芯来科技 马越Confidential Nuclei.All Rights Reserved.AI技术持续进步,应用需求端稳步增长,各行业已开始广泛采用AI技术20242大模型的崛起AI技术进步与物联网的集成云AI服务机器学习、自然语言处理和计算机视觉等技术的进步,造就了更复杂的AI应用。这扩大了AI的潜在使用范围,并增加了需求AI与物联网(IoT)的集成变得更加普遍,推动了对能够处理和分析大量连接设备数据的AI解决方案的需求云端AI服务的兴起使得AI对中小企业更加普及,增加了不同规模企业对AI的采用大模型性能和效率的提升,AutoIREE:Automatic Performance Tuning for AI models on RISC-V Vector Architectures洪培翔,張元銘,吳奕緯Andes Technology CorporationRISC-V Summit China,2024/08/222Subject to change without noticecopyright 2021-2024 Andes TechnologyBackground IntroductionIREE Andes Vector Processor FamiliesImplementation and InnovationExperiment ResultsFuture WorksOutline3Subject to change without noticecopyright 2021-2024 Andes TechnologyIREE,MLIR-based Compiler+RuntimeModel inputTargetsPrebuilt AI Model(Pytorch,T基于MLIR的RISC-V编译优化实践以Buddy Compiler为例演讲人:周旭林、张洪滨作者:周旭林(ISCAS)张洪滨(ISCAS)高世豪(ISCAS)王润(ETH)张煦正(BJUT)陈威威(BJUT)刘尚昊(BUAA)概述:基于MLIR的RISC-V编译优化实践1面向RISC-V CPU的AI模型向量化vsetvli zero,s3,e32,m2,ta,mavle32.v v10,(s4),v0.tadd s4,s2,s1slli s4,s4,2add s4,a4,s4vle32.v v12,(s4),v0.tvmul.vx v10,v10,t6vadd.vv v10,v10,v12vse32.v v10,(s4),v0.tadd s1,s1,s3sub t5,t5,s3bgtz t5,.LBB1_7Buddy CompilerV拓展汇编指令概述:基于MLIR的RISC-V编译优化实践2Buddy Compil构建AIoT时代RISC-V处理器的高效嵌入式集成开发环境方华启芯来科技大纲 集成开发环境介绍 NPK软件包管理方案 基于E-Trace的性能分析 Profiling和Coverage方案集成开发环境介绍2024/10/8Confidential 2024 Nuclei.All Rights Reserved.3经过RISC-V指令集的蓬勃发展,现在已经成为越来越多DSA/MCU芯片的选择,针对嵌入式开发的集成开发环境也显得尤为重要。模版项目创建多项目管理项目属性配置项目代码编辑项目编译和调试支持不同工具链支持仿真调试支持硬件Trace支持代码性能调优支持代码覆盖率方便项目导出分享IDE支持扩展功能用户迁移成助力AI 云-边-端协同创新RISC-V&OpenHarmony于大伍江苏润开鸿数字科技有限公司 副总裁OpenHarmony RISC-V SIG 副组长随着AI应用深化,计算架构必将从云端走向云边端协同进化大模型完成价值验证后因 场景需求、数据隐私、响应速度必将向边缘侧、端侧发展AI 1.0 时代云小模型边缘计算边端协同大模型云基座大模型AIDC&Cloud智慧场景大模型边端落地AI PCAI PHONEAI IoTAI RoboticsAI 2.0 时代润开鸿已构建了企业级AI大模型应用技术能力基于RISC-V&OpenHarmony技术底座,形成云边端协同全栈AI交付方案AI 边+端AI 云+端AI 终端云端Lv ZETALOG ZhengRISC-V IO Virtualization Implementation on X100X100-RISC-V Virtualization InfrastructureRISC-V High Performance Core w/CPU VirtualizationHigh Performance RISC-V Core 64-bit high performance RISC-V processor RVA2023 compatible RV64GCVBH Spec2k6Int 9.0/GHz 2.5GHzT12 Full RVV1.0 support SpacemiT IME(Integrated Matrix Extensions),4-core fusion AI computing power INT8 2.5TOPS 2.5GHzT12 Multi-core,multi-cluster,maximum 64-cores per chip CHI bus interface,and multi-die,multi-chip suppor演讲者:赵正朋职位:软件工程师兆松科技(武汉)有限公司利用人工智能大模型优化RISCV编译器性能Terapines Confidential110/8/2024传统编译器优化现状 添加优化参数 调整各个优化执行的顺序 通过分析汇编代码找出优化不佳的代码片段进行修复针对目标平台特性进行调优 针对平台特性进行优化编译器优化算法已经较为成熟,现代编译器常常使用以下手段进行调优:Terapines Confidential210/8/2024使用优化参数进行调优使用编译器O3优化coremark程序:gcc-O3 core_main.c core_matrix.c core_util.c core_list_join.c core_portme.c core_state开源高性能SOC IP技术路线图2024年7月27日1目录 开芯院IP生态 服务器SOC IP技术路线图 开芯院对软件生态的支持3ARM服务器IP生态相关上游规范/认证SBSA(Server BaseSystem Architecture)SBBR(Server BaseBoot Requirements)ARM Server Ready6相关上游规范RISC-V server platformspecification RVA profileRISC-V server SOCspecificationBoot and RuntimeServices specificationRISC-V platformsecurity modelCertification(Certification Steering Commitee)开芯院IP生态7服务器场景,分四部分交付CPU subsystem DebugModule Global Timer香山开源处理器昆明湖架构的设计演进唐浩晋唐浩晋1王凯帆1胡轩1张林隽2裴晓坤1徐泽凡4李昕12李衍君31中国科学院计算技术研究所2北京开源芯片研究院3中国科学院大学4中国科学技术大学2024年8月22日2 2 迄今性能最高的开源处理器系列 开源的 RTL 设计和文档 开源的开发工具和平台 旨在解决开源处理器芯片生态的两大挑战托管在 GitHub 上 4.5K stars 630 forks香山:开源高性能处理器“处理器界的 Linux”高性能 算力需求正在快速增长 由于较高的微架构设计、优化和设计难度,很少有开源处理器芯片能够做到较高的性能高可配置性 工业界需要定香山处理器昆明湖架构向量扩展的设计与演进刘威丁2,3胡轩1张林隽2 张梓悦1王郅尊2 冯浩原1 肖飞豹2贾志杰1 唐浩晋1刘泽昊11中国科学院计算技术研究所2北京开源芯片研究院3南京理工大学2024 年 8 月 22 日中国科学院计算技术研究所(ICT,CAS)2 2目录 背景介绍 香山向量扩展设计 高性能向量扩展设计演进 总结中国科学院计算技术研究所(ICT,CAS)3 3目录 背景介绍 香山向量扩展设计 高性能向量扩展设计演进 总结中国科学院计算技术研究所(ICT,CAS)4 4背景:SIMD SISD:单指令单数据 单条指令处理单个数据 标量处理器 SIMD:单指令多数据 单条指面向服务器的香山处理器多核解决方案丁昊楠1 张林隽2陈熙1 蔡洛姗1 王凯帆1 袁宇翀1朱昱2 马久跃2 张睿思1 马月骁1 郑楚育2 1中国科学院计算技术研究所2北京开源芯片研究院2024 年 8 月 22 日中国科学院计算技术研究所(ICT,CAS)2 2目录 背景 开源生态 验证方法 硬件IP 解决方案 过去(TileLink)未来(AMBA CHI)总结中国科学院计算技术研究所(ICT,CAS)3 3目录 背景 开源生态 验证方法 硬件IP 解决方案 过去(TileLink)未来(AMBA CHI)总结中国科学院计算技术研究所(ICT,CAS)4 4背景 服务器平台的处理器需要更多核心 多线程编程的普及单万众一芯:基于开源众包芯片验证的探索与实践万众一芯验证团队报告人:姚治成2贡献列表谢云龙 刘锦程 姚治成 葛琦 宋方圆 高梓源 杨尚锦 朱金彬 王俊越 陈潇 岳俊宇 饶嘉怡 杨泽辰 周泓韬 李小龙 马久跃 刘珊 安旭 朱航 徐易难 余子濠 陈璐 孟建熠 唐丹 王卅 包云岗万众一芯验证团队当前芯片验证面临的挑战开源众包验证的可行性万众一芯开源验证项目34当前芯片验证面临的挑战传统芯片验证:验证工作量大,占比超过70%验证工程师 设计工程师源代码闭源,属于商业机密,只能在公司内完成验证高端芯片越来越复杂,验证投入也越来越大2024年英香山香山缓存系统的形式化验证缓存系统的形式化验证陈韬宇1 马锟1 陈熙23 王凯帆23李勇坚1 蔡少伟11中国科学院软件研究所2中国科学院计算技术研究所3北京开源芯片研究院2024年8月22日中国科学院软件研究所(ISCAS)2 2报告内容 香山缓存与形式化验证 基于香山缓存的形式化验证方案 阶段性成果 未来研究方向中国科学院软件研究所(ISCAS)3 3报告内容 香山缓存与形式化验证 香山缓存系统介绍 形式化验证:模型检测技术 基于香山缓存的形式化验证方案 阶段性成果 未来研究方向中国科学院软件研究所(ISCAS)4 4香山缓存系统介绍 建立了包含设计、何 虎清华大学集成电路学院开源通用GPU指令集架构-乘影(OpenGPGPU)Vector处理器和GPGPU的主要区别Page 2*计算机体系结构 量化研究方法CPU和GPU性能对比最核心区别是编程模型GPU采用显示并行方式,暴露线程数量给程序员,并行数据处理采用标量方式进行CUDA和OpenCL均采用此种方式编程,目前生产效率最高的并行编程模型开源是发展自主可控芯片的创新路径5建立开源生态,打破技术封锁处理器芯片技术栈最重要的中间抽象层是指令集架构(ISA)。高性能计算公司,尤其是并行计算芯片行业领导者英伟达(NVIDIA)和超微半导体(AMD)长期以来将其清华大学集成电路学院“乘影”:开源通用GPU指令集架构介绍于芳菲向量处理器与GPGPU 典型向量处理器与典型SIMT架构在计算、访存、分支、任务控制、寄存器堆较为相似 动机:将向量lane与GPGPU thread一一对应*图片来自计算机体系结构 量化研究方法计算单元计算单元访存单元访存单元分支控制分支控制任务控制任务控制寄存器堆寄存器堆整体结构整体结构VectorVector LaneGather/ScatterMask RegistersControl ProcessorVector RegistersVector ProcessorGPGPUSIMD LaneGlobal load/storePredicate RegistersThread Block SchedulerSIMD Lane 基于RISC-V向量拓展的高性能开源GPGPU设计(股票代码:688262)www.china-苏州国芯科技股份有限公司 研发背景发展背景:通用图形处理单元(GPGPU)是高性能并行计算处理器芯片的一种。GPGPU因为其可编程性、易移植性,面对新兴应用具有更低的跟随成本,所以始终占据着高性能计算市场最大的份额。痛点:GPU研发资源极度分散,内卷及其严重。GPU研发软件生态不够统一,各自封闭。解决以上痛点采用开源的RSIC-V架构实现GPU设计解决生态问题。基于LLVM开发编译器,结合linker、runtime library、math library实现对OpenGL、OpenGL ES、Vulkan兆松科技(武汉)有限公司Terapines Technology(Wuhan)Co.,Ltd.详解开源乘影GPGPU OpenCL编译器技术栈伍华林10/8/2024Copyright Terapines 2020-20241What is OpenCL10/8/2024Copyright Terapines 2020-20242OPEN STANDARD FOR PARALLEL PROGRAMMING OF HETEROGENEOUS SYSTEMSOpenCL Adoption10/8/2024Copyright Terapines 2020-20243OpenCL Overview 10/8/2024Copyright Terapines 2020-20244OpenCL Overview10/8/2024Copyright Terapines 2020-20245OpenCL Envolving10/8/2024Copyright Terapines 2020-20246 OpenCL 1.x OpenCL 2.0 Sha马鸣远 清华大学集成电路学院开源通用GPU“乘影”v2.1.0 基于Chisel HDL的硬件开发进展 回顾与综述 构建和仿真框架更新 内存管理单元(MMU)张量计算单元(Tensor Core)数据异步拷贝机制(DMA engine)线程块调度器(CTA Scheduler)支持多线程束(warp)调度的向量处理器 计算任务的启动、分配、执行 自定义指令的支持 任务分配:Host-CTA Scheduler-SM(streaming multiprocessor)任务执行:每个SM可视为一个支持多warp调度的RISC-V向量处理器 每个warp可视为一段RVV程序,经由取指、译码、发射,执行后写回寄存器 warp切换是类似hyper-乘影开源GPGPU软件工具链介绍清华大学-软件工程师孔荔1内容2 开源GPGPU 软件工具链设计整体架构设计运行时环境设计驱动程序设计测试套搭建与使用 开源GPGPU 开源社区软件工具链 整体架构设计3开源GPGPU的软件工具链整体架构 实现支持硬件验证和仿真的完整工具链 运行时环境(Runtime)实现OpenCL API接口编译、运行内核程序生成metadta.设备驱动程序(Driver)定义通用接口,兼容不同类型的设备实现对GPGPU硬件资源的控制*OpenCL Overview-The Khronos Group IncRuntime:GPGPU编程模型映射4 GPGPU硬件需要映射到OpenCL编程模型NDRangeKernAdvanced RISC-V Core and SoC Verification Towards the Anticipated Certification RequirementsRISC-V Summit China 2024David Kelf,CEO,Breker Verification SystemsA Look At RISC-VOpen Instruction Set Architecture(ISA)gaining significant traction in multiple applicationsSignificant verification challengeso Arm spends$150M per year on 1015verification cycles per coreo Hard for RISC-V development group to achieve this same qualityo Lots of applications expands verification requirementso Requires automatRISC-V芯片在汽车领域应用机遇与挑战曹常锋 2024.6 长城汽车 总工程师CONTENTS目录1汽车领域对芯片的需求2RISC-V芯片的上车路径思考3RISC-V芯片的挑战整车EE架构技术路线Zonal ECUsECU进一步减少传感器/执行器中央计算平台未来形态-服务架构当代形态-域控架构过去形态-分布式架构 当前车端架构各控制器实现了软硬解耦,并完成4大域的软件自研和集成,下一代车端架构逐步迭代为面向软件定义汽车的服务化架构,形成车云一体化形态。ECU传感器/执行器软件集成度Domain ECUsECU减少传感器/执行器域内集成:中小算力:通信解耦:云平台云虚拟减对比 Armv8-R AArch32&Infineon TriCore新32位ABI应用于Zonal架构的探索郭任阿里巴巴达摩院 高级技术专家Contents目录汇报一年来取得的进展回顾-新32位(ILP32 on RV64*)01对比 Armv8-R AArch32&Infineon TriCore机遇-主流 Zonal 架构对比02如何促进 RISC-V Zonal 架构软件生态发展?未来-软件生态建设0301回顾-新32位(ILP32 on RV64*)汇报一年来取得的进展ILP32 ABI传统32位(32ilp32)32-bit ISALP64 ABI传统64位(64lp64)64-bit ISAEF_RISCV_N32(新32位)历史上有很多架构都尝试过新32位,譬如:AArch64_ilp32、x86_x32 和 mips_n3RISC-V Architectures forHigh-integrity Feature-Rich Automotive ApplicationsCopyright Imagination Technologies 2024October 241RISC-V Summit China August 2024Matt Bubis Director of Product Management Compute Andrew Johnston Director of Quality,Functional Safety and CybersecurityRISC-V+PowerVRAgendaRISC-V+PowerVR:The flexible,scalable,compute platform of choice for high-integrity feature-rich applicationsOctober 24Copyright Imagination Technologies 20242The ChallengeFinding the Right BalanceThe SolAddressing Real-Time Workloads in Automotive Apps with ARC-V ProcessorsAugust 2024Yaqiang Pei Sr.Processor Application Engineer 2024 Synopsys,Inc.22024 新思科技开发者大会Agenda Safety Critical Applications Evolution of automotive SoC architectures What is RT virtualization?Software Centralized Vehicle Processor Architecture ARC-V RHX Overview ARC-V RHX Real-time Virtualization Highlights Summary 2024 Synopsys,Inc.32024 新思科技开发者大会Safety Critical Functions Require Real-time DeterminismExam沁恒微电子 陶玉凯基于青稞 RISC-V芯片的键鼠方案1CONTENTS RGB 键盘方案 8K 三模鼠标方案2RGB 键盘方案3RGB 键盘框图USBHID 设备GPIO矩阵按键PWMRGB 驱动GPIO状态指示灯4CH643 青稞 32 位 RISC-V4C 处理器 支持 RV32IMAC 指令集和自定义扩展指令 RGB LED 脉冲调制 LEDPWM 全内置驱动 COM 方式驱动 RGB5扫键+驱动RGB共阴RGB PA0PA23 驱动 8 列 PB0PB15 驱动 16 行矩阵键盘 PA0PA15 驱动 16 列 PB0PB15 驱动 16 行如果键盘不超过128键,可以在16*16矩阵中间隔交错取消一个按键,得到16*8键盘,从而降低冲突概率。6RGB 键盘方案78K 三模鼠标高性能RISC-V DSP,助力先进制造出海目目 录录CONTENTS 0102030401 公司介绍公司介绍公司发展公司发展创始团队脱胎于中科院,系原国家专用集成电路设计工程技术研究中心(1992年组建)核心科研团队2019年1月开始公司化运营,专注于自主产权数字信号处理器自主产权数字信号处理器(DSP)的研发开始RISC-V处理器核的研究首款RISC-V处理器核研发成功,并开始工业控制微处理器 HX2000 的研发公司成立,完成天使轮融资完成 HX2000 系列两款芯片流片及工具链开发完成 Pre-A轮融资全球首款全球首款 RISC-VDSP 量产量产完成Pre-A+轮融资,获得国际RISC-V云电脑终端软硬件生态分析及应用进展中国电信研究院云网运营技术研究所2024年8月目录RISC-V云电脑软硬件生态分析1RISC-V云电脑应用进展23RISC-V芯片优势明显,备受青睐国内外各类芯片呈现不同优势,但在授权、制程、生态、性能等方面仍存在挑战。相较于传统指令集X86、ARM而言,RISC-V作为一种开放标准,具有灵活定制、低成本、自主可控和生态发展快等优势,基于RISC-V的芯片在边端领域备受欢迎,在云计算领域崭露头角,正推进新一代数字基础设施生态落地。ARM定制程度较高生态较为繁荣有代差X86第三方定制程度低生态繁荣性能先进其移动云电脑基于RISC-V技术的探索中国移动云能力中心2024 年8月22日01 RISC-V技术分析与研判S E C T I O N 102移动云电脑RISC-V技术实践S E C T I O N 203移动云电脑RISC-V未来探索S E C T I O N 3目录RISC-V:发展趋势随着半导体芯片技术的发展,RISC-V架构以开源性、灵活性、模块化设计等突出优势,保持高速增长态势,市场潜力巨大,其中中国市场有较大的增长速度RISC-V市场规模逐年增加全球市场中中国市场逐年增加RISC-V出货量年平均增速40%以上2030年预计市场份额超过25%中国市场年增长幅度35%-50%2030年中国市场占全球超过27%RISC-V:Product and Business ModelProduct and Business Modelleading marketleading marketBusiness ModelBusiness Model云桌面软件云桌面软件RISCRISC-V V 云终端云终端云服务器云服务器In dust ryIn dust rypa inpa inpo intspo ints 可管理性更佳 安全性更佳 随时随地移动办公 资源可复用有没有一种完美的方案有没有一种完美的方案让云桌面得到更大范围的普及让云桌面得到更大范围的普及-但 使 用 体 验 不 如 P C-B BusinessusinessrequirementsrequirementsTHINPUTERTHINPUTER TECHNOLOGYTECHNOLOGY图形图像性能图形图像性能SDKSDK完善程创新引领 全球首发 四个加速 英雄辈出RISC-V OpenStack与k8s开发实践分享周良北京奕斯伟计算技术股份有限公司E-solution to win 创新引领 全球首发 四个加速 英雄辈出I.RISC-V OpenStack开发实践II.RISC-V k8s开发实践III.奕斯伟计算开源贡献及软件发布目 录E-solution to win E-solution to win3I.RISC-V OpenStack开发实践 开发与适配rpm,whl修改源码修改配置搭建编译环境环境/源码编译Keystone核心组件GlancePlacementNovaNeutronHorizonPython三方包生成安装包E-solution to win4I.RISC-V OpenStack开发实践 部署与使用RISC-V计算节点面向数据中心的RISC-V视频转码卡应用实践李天正中国电信研究院2目录RISC-V视频转码卡研究背景1RISC-V视频转码卡解决方案介绍2RISC-V视频转码卡应用实践33视频流媒体和视频监控领域市场空间巨大全球视频流媒体市场规模及预测据预测,视频流媒体的市场价值 2028年的超过 2130 亿美元,复合年增长率约为 20%。20182019202020212022202320242025202620272028$61B$213B国内存量监控摄像头已超6亿路,年增过1亿路机构预测2024年市场规模超4000亿元,增速12-16%。视频监控市场规模:千亿级别主战场:视频监控、视频流媒体核心问题:视频传输带宽OpenJDK on RISC-V UpdateFei Yang PLCT Lab,ISCASOpenJDK Reviewer&RISC-V Port Project Leadhttps:/openjdk.org/census#fyangProject GoalTo provide first class Java support on RISC-V 64-bit architecture(RV64GCV)https:/openjdk.org/projects/riscv-porthttps:/mail.openjdk.org/pipermail/riscv-port-devProject TimelineMar 2022-Upstreamed to OpenJDK mainline-https:/ of JEP 422:Linux/RISC-V Port)-Available in JDK 19-23(including JDK 21 LTS)Jul 2023-Backported to OpenJDK 17u master-https:/ of JEP 422:Linux/基于 RISC-V 的Chromium性能优化实践李 扬阿里巴巴达摩院 技术专家Contents目录性能优化背景01性能优化实践02性能优化成果01性能优化背景云桌面优化背景随着端云一体应用的不断发展,越来越多的PC端、移动端、云端应用基于开源浏览器内核而构建。Chromium内核EChromium内核现状2018年开始有RISC-V提交,但未正式支持性能问题 网页响应慢 云应用卡顿 用户交互速度慢 小程序响应速度慢 视频播放卡顿 2018年开始有RISC-V提交,但未正式支持 版本构建尚有困难 性能难以满足产品化要求版本现状02性能优化实践V8 引擎合成器Blink渲染模块解码器JLLVM RISC-V Retrospect&Outlook回顾与展望肖玮 Wei Xiao()Contributors:刘天乐 Tianle Liu()王天晴 Tianqing Wang()闻浩海 Haohai Wen()裴根 Gen Pei()AgendaSATG|SOFTWARE AND ADVANCED TECHNOLOGY GROUP2 LLVM RISC-V Target Support Overview LLVM Architecture Overview RISC-V&LLVM FE RISC-V&LLVM ME RISC-V&LLVM BE RISC-V Performance Analysis w/QEMULLVM RISC-V Target Support Overview Base ISAs Extensions Experimental Extensionsexperimental-zacasexperimental-zihintntlexperimental-zvfhexperimental2024 RISC-V Summit ChinaRVV Auto-Vectorization in GCCPan Li IntelLiu,Hongtao-IntelIntel ConfidentialDepartment or Event Name2RISC-V Summit China 20242Legal Notices and DisclaimersStatements in this document that refer to future plans or expectations are forward-looking statements.These statements are based on current expectations and involve many risks and uncertainties that could cause actual results to differ materially from those expressed or implied in such statements.For more information on创新引领 全球首发 四个加速 英雄辈出奕斯伟计算RISC-VGCC工具链开发实践分享高斐 王峰北京奕斯伟计算技术股份有限公司E-solution to win 创新引领 全球首发 四个加速 英雄辈出E-solution to win I.奕斯伟计算 RISC-V GCC 工具链开发实践成果II.RISC-V Zc*扩展实现与优化III.RISC-V Zicond 扩展实现与优化IV.RISC-V Vector Crypto 扩展实现与优化V.RISC-V BF16 扩展实现与优化VI.奕斯伟计算携手合作伙伴共建 RISC-V 开源软件生态E-solution to win3I.奕斯伟计算 RISC-V GCC 工具链开发实践成果maintainer有4名成员获得 GCC maintainer wriQEMU for RISC-V 的整体进展刘志伟阿里巴巴达摩院 技术专家Contents目录整体进展和推动力量QEMU for RISC-V支持情况01以 Profile 等5个特性为例QEMU for RISC-V最新特性介绍02社区未来一年的工作未来规划和展望03QEMU 对 RISC-V 的支持概况VirtOpentitanShaktiSpike7个开发板动态厂商裸Profile22个CPUmaxRV64C906U54RV32IRV64IRVA22S642个ProfileRVA22RVB23RVA23RVA22S64RVA22U64RVB23U64RVB23U64RVB23U64RVB23U64110个扩展RV标准扩展草案扩展厂商扩展x-jZicondZcbIAZbbZstcMVVentanaXuanTieQEMU for RISCV 推动力量组织协作社区组织及工Unrestricted|Siemens 2024|Siemens EDALeveraging the RISC-V Efficient Trace(E-Trace)StandardYifan Li,Account Technology Manager,Tessent Embedded Analytics&DFTAgendaWhy Trace?Trace BasicsE-Trace standardE-Trace IP by SiemensSummaryUnrestricted|Siemens 2024|Siemens EDAPage 2Unrestricted|Siemens 2024|Siemens EDAPage 3Unrestricted|Siemens 2024|Siemens EDAPage 4Unrestricted|Siemens 2024|Siemens EDAPage 5Unrestricted|Siemens 2024|Siemens EDAPage 6Unrestricted|Siemens 2024|Siemens EDAPage 7Why TraceRISC-V Summit China 2024Enabling Hardware Sampling Based PGO for RISC-V PlatformGao Yichuan()RISC-V Agile Design LabIntel Labs ChinaIntel ConfidentialDepartment or Event Name2RISC-V Summit China 20242PGO BasicsPGO(Profile-Guided Optimization)Use runtime feedback to improve software performanceSWPGO(Instrumentation)Insert profiling code snippet to software Profiled data:Branch/Jump count/target Register/Memory values No hardware requirement High profiling overheadHWPGO(Sampling)Use hardware samplRVV 编译选项对性能影响的探究徐凯亮 黄知柏上海交通大学 tcloud 实验室RISC-V 中国峰会 20241/10RVV 的重要性 RVV:RISC-V Vector Extension,变长向量 备受关注的 RISC-V 高性能之路 RVA23(v0.5:Candidate for Freeze Milestone Vote)的必选 后续高性能扩展(Zvb*,Zvk*)的依赖 工具链、配套环境跟进支持 现在 RVV 用起来性能怎么样了?超算中向量指令集的使用Evaluating Auto-Vectorizing Compilers throughObjective Withdrawal of Useful Information.DOI:10.1145/3356842.2 2/10/10RVV 编译汇编saxpy:vsetvli a4,a0,e32,m8,ta,ma 毛晗RISC-V 安卓的产品化探索阿里巴巴达摩院 技术专家2022年9月开始支持RISC-V架构 硬件外设支持 综合性能调优 系统稳定性2023年8月支持场景原型 封闭场景应用构建 场景性能调优 产品维测支持2024年8月封闭场景产品试点 RISC-V 安卓ABI定义 开放应用生态 完成CTS认证基于RISC-V的安卓认证产品RISC-V 安卓产品化里程碑AOSP主线XuanTie 安卓SDK V0.7XuanTie 安卓SDK V1.0产品化探索金融支付终端云桌面终端弹性物理服务器摄像头NPU蓝牙键盘VPUMIPI-HDMIDPUCluster千兆ETHBMCCameraHALSHLRILOMXCodec 2HWCADBDCSI-G2DUSB DeviceAlipay服务HHBXRTRT-ThreadThread助力全球开发者共建助力全球开发者共建RISCRISC-V V嵌入式操作系统生态嵌入式操作系统生态24开源社区支持开源社区支持开发环境支持RISCRISC-V BSPV BSP的支持的支持RISCRISC-V V内核的支持内核的支持RTRT-Thread&RISCThread&RISC-V V的未来的未来展望展望1351.1.RISCRISC-V V内核的支持内核的支持RT-Thread支持的RISC-V内核2.2.RISCRISC-V BSPV BSP的支持的支持RT-Thread支持的RISC-V ChipRT-Thread支持的RISC-V ChipRT-Thread支持的RISC-V 开发板HPM6750EVKMINIHPM5300EVKCH32V307V-R1AB32VG1-ab-prougenHiFiveDebian riscv64 移植的最新进展于波 2024.08.23目录02 移植现状01 Debian RISC-V 移植时间线03 后续规划04 致谢01 Debian RISC-V 移植时间线2016 年,Manuel 开始 Debian riscv64 的移植2018 年,Debian unofficial port rebootstrap.2022 年 6 月-8 月,buildd and Debci workers hosted by PLCT 2022 年 11 月,Debian riscv64 portboxer 上线2023 年 6 月,错过 Debian bookworm 的发布2023 年 7 月,Official port rebootstrap2024 年 5 月,FTP master 添加 testing2025 年(TBC),Debian Trixie support riscv64RISC-VFor Trixie relopenEuler RISC-V 2024:我们如何驯服碎片化王经纬中国科学院软件研究所工程师 中国科学院软件研究所智能软件研究中心工程师,OERV 项目负责人 openEuler RISC-V and Release Management and QT SIG Maintainer openGauss RISC-V SIG Maintainer openEuler 2023 年度贡献之星王王 经经 纬纬OERV隶属中国科学院软件研究所智能软件研究中心负责 openEuler RISC-V 版本研发,探索 RISC-V 软件生态建设开放项目:RVCK(RISC-V Common Kernel)公共设施:OBS 构建系统&Lava 测试平台上游:Linux Kernel/FFmpeg /Kata Containers/openGauss openKylin在RISC-V上的最新进展和创新技术王文竹 openKylin社区技术委员会 委员RISC-V SIG OwnerRISC-V快速发展组织机构硬件厂商操作系统社区openKylin社区中国领先的桌面操作系统根社区openKylin(开放麒麟)社区是由基础软硬件企业、高等院校、科研机构、非营利性组织、社团组织和个人开发者共同组建的一个桌面操作系统开源社区。2024年,社区发起单位麒麟软件正式将 openKylin社区捐赠给开放原子开源基金会,标识着openKylin从企业主导转向产业共建、社区自治。产业主导 平台自主 技术先进 生态丰富2024年5月,openKylin社区完成与开放00RVSC 2024.08deepin 开源社区/deepin-ports SIG由 deepin 视角,看 RISC-V 桌面生态的未来当我们在谈论桌面生态时,我们在谈论什么?11由 deepin 视角,看 RISC-V 桌面生态的未来:当我们在谈论桌面生态时,我们在谈论什么?00 简介01 DEEPIN RISC-V 的主线化之路02 跨越嵌入式与桌面的鸿沟03 DEEPIN 与 RISC-V 桌面的未来目录22中 国操 作系 统 领创 者给 世界 更好 的 选择00 简介33由 deepin 视角,看 RISC-V 桌面生态的未来:当我们在谈论桌面生态时,我们在谈论什么?简介:关于我杨畅统信软件/deepin 开源社区研发工程师当前工作China RISC-V Summit 2024HVP:Hardware Accelerated RISC-V Android EmulatorHaicheng Li Qingshun Wang Intel ConfidentialDepartment or Event Name2RISC-V Summit China 20242Legal Notices and DisclaimersStatements in this document that refer to future plans or expectations are forward-looking statements.These statements are based on current expectations and involve many risks and uncertainties that could cause actual results to differ materially from those expressed or implied in such statements.For mor轻量级鸿蒙结合轻量级鸿蒙结合RISC-V的快速应用方法的快速应用方法苏州大学计算机科学与技术学院苏州大学计算机科学与技术学院 王宜怀王宜怀南京沁恒微电子股份有限公司南京沁恒微电子股份有限公司 杨杨 勇勇2024年年8日日23日日 杭州杭州RTOSRISC-V中国峰会中国峰会 2024年年8月月21-23日日内容简介实时操作系统实时操作系统(RTOS)是嵌入式人工智能与物联网终端的重要工具和运行载体是嵌入式人工智能与物联网终端的重要工具和运行载体,如如何从应用与原理两个层面把何从应用与原理两个层面把RTOS的脉络梳理清楚是实时操作系统课程的核Introducing RISC-V Platform Management Interface(RPMI)陈丽芬(StarFive Technology/赛昉科技)Rahul Pathak(Ventana Micro Systems)2024-08-23StarFive Technology Co.,Ltd.Agenda 1.RPMI Specification2.librpmi3.SBI Message Proxy Extension(MPXY)4.RPMI DemoPart 1:RPMI Specification3StarFive Technology Co.,Ltd.4 Systems today may contain one or more Platform Microcontrollers that perform various platform-specific system management and control related tasks.This requires a standard interface for communicationRISC-V服务器级CPU关键技术实践公司机密 请勿转发RISC-V高性能核X100功能特性RISC-V服务器级CPU功能特性关键技术实践生态产品2SpacemiT X100TMCore 智算核3国内首款完整支持虚国内首款完整支持虚拟化的全扩展高性能拟化的全扩展高性能RISC-V处理器处理器完全兼容RVA23特性的RISC-V处理器支持RISC-V标准虚拟化,支持处理器虚拟化、内存虚拟化、中断虚拟化以及外设虚拟化完整实现Hypervisor扩展,支持2级地址转译,即内存虚拟支持AIA中断虚拟化支持核外搭配 IOMMU 组成完整虚拟化系统面向面向AI应用的通用算力应用的通用算力支持RVV1.0标准VAugust 23,2024Dr.Paul Shan-Chyun Ku Andes TechnologyHigh Area-Efficiency IOPMP Architecture for Large SystemsSpeaker:辜善群Experience:The Chair of IOPMP Task Group(2022-)The Vice-chair of TEE TG(2021-2022)Deputy Director,Andes TechnologyAgenda A brief on the IOPMP The problem of IOPMPs scalability IOPMP non-priority rules and cacheability Area-effective architecture Experiment and remarksA typical platformInterconnect-1RISC-V CPUDMA,NIC,orDisplay CTLRDSP/GPUinterconnect-2devicesdevicesdevicesFla创新引领 全球首发 四个加速 英雄辈出RISC-V KVM的调试与调优杜超北京奕斯伟计算技术股份有限公司E-solution to win 创新引领 全球首发 四个加速 英雄辈出I.RISC-V KVM-简介与现状II.RISC-V KVM调试-场景与方法III.RISC-V KVM调试-实践与展望IV.RISC-V KVM调优-实践与展望目 录E-solution to win E-solution to win3I.RISC-V KVM 简介与现状E-solution to win4I.RISC-V KVM 简介与现状软件生态支持情况:Linux Kernel:from 5.16QEMU:from 7.0.0AIA/IOMMU:on-going创新引领 全球首发 四个加速 英雄辈出I.RISC-V KVM-简介与现状II.RISC-V Leverage BRS standard toimprove RISC-V SW compatibilityHaibo Xu Andrei Warkentin Legal Notices and DisclaimersIntel ConfidentialDepartment or Event NameRISC-V Summit China 2024Statements in this document that refer to future plans or expectations are forward-lookingstatements.These statements are based on current expectations and involve many risksand uncertainties that could cause actual results to differ materially from those expressedor implied in such statements.For more information on the fSoft-ISA:kernel built-in emulation engine to extend RISC-V silicon ISA capabilityHaicheng Li Xiao Wang Intel ConfidentialDepartment or Event Name2RISC-V Summit China 20242Legal Notices and DisclaimersStatements in this document that refer to future plans or expectations are forward-looking statements.These statements are based on current expectations and involve many risks and uncertainties that could cause actual results to differ materially from those expressed or implied in such statements.FoFrom StratoVirt to KataContainers:THE DEVELOPMENT OF H EXT.BASED SOFTWAREECOSYSTEMPresented by:Ruoqing HeInstitute of Software,Chinese Academy of SciencesISRC-Software EngineerEmail:The virtualization software has a wide audience nowadays,they have proven themselves a very important software stack,to study and industry.Due to the absence of SoCs with H ext.,these software are not properly ported to or verified on real hardware.BackgroundOBJECTIVESWork closely with hardware providers,all software可抵御缓存侧信道攻击的随机化缓存设计宋威,薛子涵中国科学院信息工程研究所网络空间安全防御重点实验室RISC-V 中国峰会 2024年8月23日缓存侧信道攻击是攻击者通过在受害机器上运行恶意程序(非接触式)从缓存中获取关键信息的一种信息泄露的攻击方式。近年来被大量采用。缓存随机化是近年来提出的一种纯硬件的缓存防御方法,可以抵御冲突型的缓存侧信道攻击。现在还没有缓存随机化防御在真实处理器上的实现。那么,我们来做一个!冲突型缓存侧信道攻击 缓存随机化防御 我们的优化 在Rocket-Chip上的实现主要内容宋威,薛子涵:RISC-V 中国SeChain:基于国密算法的RISC-V安全启动机制设计与实现芮志清 梅瑶 陈振哲 吴敬征 凌祥 罗天悦 武延军中国科学院软件研究所 智能软件研究中心2IoT设备数量迅速增加,安全态势严峻IoT设备连接数量统计及预测(2022-2033)1 https:/ https:/ 据Statista统计,全球IoT设备已于2023年达到159亿,将于2030年实现翻倍,达到32.1亿 其中,中国的IoT设备数量在全球各区域中贡献最大比例,占比约31.7%SonicWall报告显示,2024年上半年的受攻击的IoT设备数量相比去年同期增长了107%全球各区域物联网设备数量(2022-2033)物联网攻击数量报告(2024年上半安全加解密算子RVK性能优化舒卓Nuclei TechnologyContents:2024/10/12Confidential 2024 Nuclei.All Rights Reserved.2安全加解密算法简介RISC-V Crypto 扩展(Scalar K 与 Vector K)使用 K 扩展加速安全加解密算法在 Nuclei Evalsoc 上实测的提升效果安全加解密算法简介2024/10/12Confidential 2024 Nuclei.All Rights Reserved.3安全加解密算法 主要分为三大类:对称加解密、非对称加解密与哈希函数 对称加解密(DES/3DES/AES/SM4 等)非对称加解密(RSA/ECC/SM2 等)哈希函数(MD5/SHA-1/SHA-2/SM3 等)RISC-V Crypto 扩展2024/10/12Tuo Chen(陳 拓)()Suzaki Lab(須崎研究室)Institute of Information Security(IISEC),Japan2024-08-23A Study on Transient Execution Vulnerabilities of RISC-V Implementations(RISC-V 实现的瞬态执行漏洞研究)RISC-V Summit China 2024(RISC-V 中国峰会 2024)Thiis work is licensed under CC BY-SA 4.0 2 2Self introductionAbout meMaster student Tuo Chen(陳 拓)IISEC(2023):information security of open hardwareRenesas Electronics group(20172023):prototype evaluation,device test,mass production setup for semiconductoRISC-V架构下OP-TEE 安全系统实践桂兵 芯来科技提纲2024/10/12Confidential 2024 Nuclei.All Rights Reserved.2 TEE 背景介绍 Nuclei OP-TEE 方案 Demo 展示TEE 背景介绍2024/10/12Confidential 2024 Nuclei.All Rights Reserved.3TEE(Trusted Execution Environment):由GP组织针对移动端设备,制定的安全解决方案。现有TEE情况:RISC-V 没有GP TEE标准的开源软件方案CPU 架构支持TEE的硬件支持TEE的软件ARMTrustZoneQTEE/TEEgris/ITrustee/Trustonic/OP-TEERISC-VPMP,Worldguard,IOPMP,AP-TEEKeystone/PengLai/MutilZoneTEE 背景介绍2基于RISC-V的HSM方案Confidential Nuclei.All Rights Reserved.目录录20242 HSM简简介 基于RISC-V的HSM系统统架构 HSM安全启动动流程 HSM demo方案实现实现Confidential Nuclei.All Rights Reserved.硬件安全模块块HSM Hardware Security Module20243HSM 通常用于金融、医疗疗保健、政府和云计计算等各个行业,以保护敏感数据和加密密钥免遭未经授权的访问和攻击;在汽车电车电子领域,HSM的使用尤其广泛HSM在增强数据安全和确保敏感信息的完整性和机密性方面发挥着关键作用CPUSubsystem随着芯片集成度的不断提升,HSM已经可以被完整的集RISC-V Summit China 2024SBI 安全服务API 规范RISC-V安全实现Yong Li()Aug.23 2024Intel ConfidentialDepartment or Event Name2RISC-V summit China 20242Legal Notices and DisclaimersStatements in this document that refer to future plans or expectations are forward-looking statements.These statements are based on current expectations and involve many risks and uncertainties that could cause actual results to differ materially from those expressed or implied in such statements.For more information on the基于RISC-V处理器架构搭建真实的计算机系统2024.08.23常常 瑞瑞浙江大学浙江大学个人简介个人简介浙江大学副教授,博士生导师,AAA战队指导教师全军优秀教师、ACM中国优博奖、TCTF金牌指导教师CCF杰出会员、体系结构、系统软件、形式化方法专委委员研究方向:系统安全、程序分析、形式化验证Email:https:/ 2007-2019年在中国人民解放军信息工程大学任教,2019年11月至今任教浙江大学;国家信息安全标准委员会成员,IEEE P2866.1(Standard for Device TrustedExtension:Software Architecture)标准立项副主席;在ASPLOS、TIFS、CCS、S&R V S C 2 0 24“计算机组成与设计”课程实践基于RVfpga的量化研究1浙江大学 刘鹏R V S C 2 0 24课程框架2基础支撑RVfpga课程课题组科研知识范围RISC-V指令设计指令实现与验证存储系统实验设计加速指令设计指令实现与验证存储与编译优化科研教学融合理论实验融合量化计算思维教学理念R V S C 2 0 24目录指令设计指令生成量化衡量教学实践3R V S C 2 0 24目录指令设计指令生成量化衡量教学实践4R V S C 2 0 24指令集设计方法5 一个包含所有可行解的空间 一个用于评估一组解的目标函数指令集设计视为一个优化问题将应用程序转换为微操作的集PySpike:Python Bindings of RISC-V ISA SimulatorLIU Yu1,2TAN Min-Qiang1YU Zhi-Hong1,B1Wu-Xi EsionTech Inc.2HuiMt LabsRISC-V Summit China,2024Y.Liu,M.Tan,Z.Yu(EsionTech Inc.&HuiMt Labs)PySpike:Python Bindings of RISC-V ISA SimulatorRVSC 20241/9Who we are,and what we doEsionTech Inc.subsidiary of CETCs Research Institute 58,founded in 2013;headquarter in Wuxi,R&D centers in Beijing,Shanghai,Wuhan,.;vendor of all-programmable and heterogeneous computing chips;new to RISC-V ecosystem,since eatinyRV:一种完备的RISC-V定制压缩指令集兰州大学异步电路与系统实验室兰州大学异步电路与系统实验室陈名书2024年10月12日目录1.研究背景2.tinyRV指令集技术2.1 寄存器地址缩减2.2 区间重排2.3 CSR指令定制2.4 条件跳转指令定制2.5 长立即数加载3.tinyRV指令集3.1 tinyRV指令列表3.2 分析与评估4.总结与展望1.研究背景对大多数处理器核心而言,发射指令流和Cache失效是能量耗散的两个重要原因1。例如,在DEC StrongARM-110中,指令地址转换和缓存访问占芯片功耗的36%2。在另一项研究中,指令Cache的访问本身就消耗了五级流水处理器40%的 开源芯片社区OChip:香山贡献者机制发布2024年 8月23日安 旭01开源芯片社区建设BEIJING INSTITUTE OF OPEN SOURCE CHIP1.开源芯片社区Ochip在GitLink平台成立 2023年在CCFODC的支持下,开芯院以“开源芯片技术体系”为核心理念建设的开源芯片社区Ochip在GitLink平台成立,并在2023年RISC-V峰会正式发布 Ochip通过开源芯片社区汇聚开源项目构建开源芯片生态,集合“教育教学+开源项目+用户成长+企业招聘”为目标的开源硬件社区,正在探索通过结合“人才培养、开源贡献、企业招聘”发展模式,链接衔接开发者和企业需求的匹配。Ochip社区现有RISC-V芯片创新应用与生态2024电子发烧友网(华秋旗下媒体品牌)成立于2009年3月,是国内专业的电子行业门户网站,提供最新电子行业动态和产品信息,分享电子工程师设计经验及技术应用,构建电子行业最专业的互动内人气最旺、最活跃的电子工程网络媒体。电子发烧友RISC-V开放社区是为各生态厂商量身定制的硬件开发平台,通过线上社区+一站式供应链服务让硬件开发变得更简单。专业媒体:资深编辑和运营团队,行业顶尖媒体团队;产业互动:线上线下设计大赛、技术峰会、产业峰会;电子发烧友为RISC-V开发者创造价值全渠道媒体:PC、Web、APP驱动数智未来,推动RISC-V高性能计算产品落地与创新一、RISC-V高性能CPU发展态势二、进迭时空RISC-V新CPU&新AI三、进迭时空RISC-V生态先锋23RISC-V高性能CPU 发展趋势4计算机将进入Robot Computer时代Personal computerMobile computerRobot computer交互形态鼠标/键盘(被动交互)触控(被动交互)视觉/语言/AI(主动交互)市场容量2亿台/年20亿台/年200亿台/年计算机形态技术驱动力集成电路工艺集成电路工艺/通信智能化/大模型指令架构X86ARMRISC-V5Robot computer时代的芯片 上述三个需求在加速应用效率 算力功耗 算力成本 视觉 AIRISCV开源硬件开源硬件产品在产品在“云云边端边端”上的上的应用实践应用实践吴才吴才泽泽 矽速科技 CTOS I P E E DT E C H N O L O G Y矽速科技 简介 RISC-V+AI 释放开发者的创造力 专业易用的端侧机器视觉开发平台 面向开发者的最佳 RISC-V Linux 实践平台 最新的RISC-V硬件平台 活跃的RISC-V开源社区 激进的RISC-V落地策略 本次演讲主题 介绍RISC-V生态发展的机遇与挑战 介绍RISC-V开源硬件在 云边端 产品上的应用实践案例 8xX601.6G K1(LPi3A)8xA55 4xP5501.4G ES7700 4xA75 16xP670 SG2380 16xA78 more:8/16/32/64 cores A72A78RISC玄铁多核 RTOS 系统平台介绍林书塔阿里巴巴达摩院 技术专家Contents目录01RTOS 技术生态合作共建02玄铁 RTOS 版本发展与规划03实时多核系统典型场景01实时多核系统典型场景IoT 物联网低功耗、性能要求不高System BusI/OI/OMemoryAIoT 智能语音、视频视觉智能化程度提高、有一定的算力需求、异构多核架构、核间通信损耗、存储资源浪费System BusI/OI/OMemoryMemorySHMAIoT 实时并行计算算力需求增加的同时注重实时性、同构多核架构System BusINTCCIUL2 CacheI/OI/OM玄铁 RTOS 单核到多核系统的演变玄铁同构多核芯片(SoC)CPU1CPU0CSI-NNTASKRISC-V Summit 2024利用WebAssembly技术解决多种ISA的挑战Chen Yolanda(),Huang WenyongIntel ConfidentialDepartment or Event Name2RISC-V Summit China 20242Agenda多种ISA的新挑战WebAssembly技术及其特性对 Risc-V的应用和实践Intel ConfidentialDepartment or Event Name3RISC-V Summit China 20243多种ISA的挑战随着RISC-V等新的ISA标准的兴起,未来会是一个多种ISA的世界。不同硬件平台上,新兴的编程语言也层出不穷。如何提供更好的软件开发工具来帮助开发者开发跨平台的解决方案是一个重要的问题。WebAssembly(缩写WASM)于201QEMU 调用本机动态库加速转译上海交通大学 章子杨RISC-V Summit China1研究背景转译工具的需求与现状2转译工具的需求3x86_64riscv64垄断APP?转译工具的研究开发已是大势所趋!现有的转译工具4Apple Rosetta 2QEMUWindows On ArmBox64BlinkenlightsHuawei ExaGearFex-Emu统统闭源各有所长5研究现状动态翻译具有更高的灵活性与用户体验,是主流选择。动态二进制翻译器,备受关注的指标主要有执行效率、兼容性。在现有的二进制翻译相关的学术研究与工程实现中,大部分优化措施,都集中在优化翻译规则上。源架构指令IR目标架构指令x86_64riscv基于开源IP/SoC和开源EDA工具的芯片全链条设计定制属于自己的RISC-V游戏掌机缪宇飏中国科学院计算技术研究所2024年8月23日2024 RISC-V中国峰会2030”三步走”规划第一步:开源SoC用3-5年为社区提供经过流片验证的高质量RISC-V开源核、开源SoC设计RISC-V处理器核IP、外围IP等第二步:用开源工具链构建开源SoC用5-7年逐步构建一套基于开源EDA工具链、开源IP、开源工艺库的开源SoC芯片设计流程将商业版工具、IP逐渐替换为开源版实现本科生用全开源工具开发开源芯片,带着自己芯片毕业第三步:用开源工具链自动化构建开源硬件用10-15年开发更5 Levels of RISC-V Processor Verification20 August 2024Yujie Fan,Aimee Sutton,Larry Lapides 2024 Synopsys,Inc.25 Levels of RISC-V Processor Verification The RISC-V Verification Disconnect 5 levels of processor verification Asynchronous lockstep continuous compare SummarySynopsys Confidential Information 2024 Synopsys,Inc.3The RISC-V Verification DisconnectRISC-V Core User:Expects core quality to be the same as ARM 1015 verification cycles=104 RTL simulators running 24/7!RISC-V Core Developer:Nee梁琪&魏浩阳基于基于RISC-V的架构建模的架构建模及混合仿真验证方法及混合仿真验证方法 目录目录RISC-V 面临的挑战面临的挑战EDA应对应对RISC-V的设计验证的设计验证基于架构建模的混合仿真实现基于架构建模的混合仿真实现架构建模以及混合仿真的架构建模以及混合仿真的背景和现状背景和现状04.01.02.03.架构建模混合仿真的实例架构建模混合仿真的实例05.2004年在上海成立服务全球600+客户,全球客户总数位居国内第一深圳、北京、杭州、西安、东京、首尔及圣何塞设有分支机构承接多项国家及地方重大科研项目国家级专精特新“小巨人”Copyright 芯华章科技股份有限公司 2024 All rights reserved从IP到系统的RISC-V敏捷验证方案杨晔 芯华章科技资深产品和业务规划总监Copyright 芯华章科技股份有限公司 2024 All rights reserved高性能RISC-V芯片的验证调试需求和挑战RISC-V core for xPU定制程度更高带来的验证需求从RV IP到多核SoC的过程需要大规模高性能的仿真和调试基于RISC-V的应用系统需要系统级验证及软件适配Copyright 芯华章科技股份有限公司 2024 All rights reservedRISC-V IP核的验证Part 1Copyright 芯华章科技股份有限公司 2024 All rights reservedGalaxFVAccelerate RISC-V SOC SW/HW co-development with mixed Emulation platformsZang Bo Intel Pre-Si “Shift Left!”Big Challenges:RISC-V SOC becomes bigger and more complex.Hard to figure out all HW RTL bugs with only UVM verification.Huge software enabling efforts for RISC-V SOC power on stage.Pre-Si PlatformsEmulator HW(RTL)Simulator-SWHybrid Sim/EmuHybrid modeling type(simulator+emulator)RISC-V CoreFPGA/ZebuSimulatorEmulatorRISC-V SW/HW co-develop based on mixed emulation platformsFull RISC-V SoC o1郑律郑律 ZETALOGZETALOGsdfirm:RISC-V验证方法论与实践软件历史软件历史20112011年开源年开源USBUSB外设固件:外设固件:支持支持SDCC/GCCSDCC/GCCAT89C5122AT89C5122:128B IRAM128B IRAM,256B ERAM256B ERAM ISO7816ISO7816-3 3协议栈协议栈/Secure CCID/Secure CCID读卡器读卡器 MSD UMSD U盘盘/HID/HID键盘键盘https:/ V系统验证框架系统验证框架/教学系统教学系统启动系统启动系统 ZSBL/FSBLZSBL/FSBL:用作:用作ROMROM,启动固件,启动固件 BBLBBL:SBISBI实现实现ICIC测试盲点:中断测试盲点:中断/异步裸金属系统验证异步裸金Wingsemi TechnologyEDA辅助的领域专用RISC-V处理器设计隼瞻科技姚彦斌 博士 联合创始人兼CTO公司简介2南京总部和EDA研发中心公司总部和EDA研发中心,负责EDA处理器设计平台和软件工具链的开发工作上海处理器研发中心处理器研发团队所在地,负责隼瞻科技的RISC-V核心IP的研发工作深圳市场和技术支持中心市场和技术支持团队所在地,负责市场开拓,应用开发和客户技术支持珠海SOC开发中心SOC芯片开发中心,负责SOC芯片平台开发和芯片设计服务工作南沙群岛关于隼瞻科技IP授权隼瞻科技是一家提供专用处理器IP和EDA处理器设计平台的创新型高科:Efficient Architecture Verification Framework with FPGA Acceleration基于FPGA加速的处理器敏捷验证框架石侃,徐烁翔,刁予涵,David Boland,张子卿,包云岗芯片开发的瓶颈验证 芯片功能验证极其重要:验证过程占据了整个芯片开发周期高达70%的时间,验证投入巨大 Synopsys逻辑或功能错误是产生BUG最多的错误类型 芯片验证极其重要:验证过程占据了整个芯片开发周期高达70%的时间,验证投入巨大 芯片验证非常困难:现有的验证方法:随机约束测试,通用验证方法学UVM,形式化验证,FPGA原型验证,仿真加速器 性能受限,成本高昂,调试能力不足 SynDUET:一种基于FPGA加速的软硬件联合Difftest RISC-V 芯片敏捷验证框架张寿林1,2张子卿2 包云岗2石侃21郑州大学2中国科学院计算技术研究所2024.8.21中国科学院计算技术研究所(ICT,CAS)2 2中国科学院计算技术研究所(ICT,CAS)2 2 背景 DUET架构 性能评估 总结目录中国科学院计算技术研究所(ICT,CAS)3 3中国科学院计算技术研究所(ICT,CAS)3 3 敏捷验证方法成为处理器开发的迫切需要 处理器验证成为开发过程中的主要瓶颈 RISC-V处理器支持多种扩展,带来更复杂的验证需求 协同仿真 构建一个同时运行处理器及参考模型,支持模型间通信的结构框架蒋子健,郑恪然,包云岗,石侃面向RISC-V指令集扩展的软硬件协同敏捷验证方法 芯片验证极其重要:验证过程占据了整个芯片开发周期高达70%的时间芯片开发的瓶颈验证 Synopsys 芯片验证极其重要:验证过程占据了整个芯片开发周期高达70%的时间 芯片验证非常困难:现有的验证方法难以覆盖全部功能验证目标 随机约束测试,通用验证方法学UVM,形式化验证,FPGA原型验证,仿真加速器芯片开发的瓶颈验证 Synopsys RISC-V指令集扩展需求日益增加:RISC-V指令集架构(ISA)的重要特点之一是支持自定义扩展 如何验证包含RISC-V核以及扩展加速器的系统?从un

展开阅读全文
客服
商务合作
小程序
服务号
折叠