1、证券研究报告:电子|深度报告 2023 年 7 月 31 日 市场有风险,投资需谨慎 请务必阅读正文之后的免责条款部分 行业投资评级行业投资评级 强于大市强于大市|维持维持 行业基本情况行业基本情况 收盘点位 3810.17 52 周最高 4444.94 52 周最低 3261.49 行业相对指数表现行业相对指数表现(相对值)(相对值)资料来源:聚源,中邮证券研究所 研究所研究所 分析师:吴文吉 SAC 登记编号:S1340523050004 Email: 近期研究报告近期研究报告 AI+国产化+消费复苏趋势持续,电子持仓环比提升-2023.07.25 先进封装关键技术先进封装关键技术TSVT
2、SV 研究框架研究框架 投资要点投资要点 摩尔定律摩尔定律放缓放缓,芯片特征尺寸已接近物理极限,先进封装成为提,芯片特征尺寸已接近物理极限,先进封装成为提升芯片性能,延续摩尔定律的重要途径。升芯片性能,延续摩尔定律的重要途径。先进封装是指处于前沿的封装形式和技术,通过优化连接、在同一个封装内集成不同材料、线宽的半导体集成电路和器件等方式,提升集成电路的连接密度和集成度。目前,带有倒装芯片(FC)结构的封装、晶圆级封装(WLP)、系统级封装(SiP)、2.5D/3D 封装等均被认为属于先进封装范畴。先进封装增速高于整体封装,先进封装增速高于整体封装,2.5D/3D2.5D/3D封装增速居先进封装
3、之首。封装增速居先进封装之首。根据 Yole,2021 年,先进封装市场规模约 375 亿美元,占整体封装市场规模的 44%,预计到 2027 年将提升至占比 53%,约 650 亿美元,CAGR21-27为 9.6%,高于整体封装市场规模 CAGR21-276.3%。先进封装中的2.5D/3D 封装多应用于(x)PU,ASIC,FPGA,3D NAND,HBM,CIS 等,受数据中心、高性能计算、自动驾驶等应用的驱动,2.5D/3D 封装市场收入规模 CAGR21-27高达 14%,在先进封装多个细分领域中位列第一。先进封装处于晶圆制造与封测制程中的交叉区域,涉及先进封装处于晶圆制造与封测制
4、程中的交叉区域,涉及 IDMIDM、晶、晶圆代工、封测厂商,市场格局较为集中圆代工、封测厂商,市场格局较为集中,前,前 6 6 大厂商份额合计超过大厂商份额合计超过8 80%0%。全球主要的 6 家厂商,包括 2 家 IDM 厂商(英特尔、三星),一家代工厂商(台积电),以及全球排名前三的封测厂商(日月光、Amkor、JCET),合计处理了超过 80%的先进封装晶圆。TSVTSV 指指 Through Silicon Through Silicon ViaVia,硅通孔技术,是通过硅通道垂直,硅通孔技术,是通过硅通道垂直穿过组成堆栈的不同芯片或不同层实现不同功能芯片集成的穿过组成堆栈的不同芯片
5、或不同层实现不同功能芯片集成的先进先进封封装技术。装技术。TSV 主要通过铜等导电物质的填充完成硅通孔的垂直电气互连,减小信号延迟,降低电容、电感,实现芯片的低功耗、高速通信,增加带宽和实现器件集成的小型化需求。此前,芯片之间的连接大多都是水平的,TSV 的诞生让垂直堆叠多个芯片成为可能。TSVTSV 用途大致分为用途大致分为 3 3 种:种:背面连接(应用于背面连接(应用于 C CISIS 等)、等)、2.5D2.5D 封装封装(TSVTSV 在在硅硅中介层中介层)、)、3D3D 封装封装(TSVTSV 位于有源晶粒中,用于实现芯片堆位于有源晶粒中,用于实现芯片堆叠叠)。目前,国内头部封测企
6、业如长电科技、通富微电、华天科技、晶方科技等都在 TSV 有所布局。目前国内封测厂进行的 TSV 工序多用于CIS 等封装,高深宽比要求的 TSV 仍多由晶圆厂来完成。TSVTSV 制造涉及的相关设备种类繁多。制造涉及的相关设备种类繁多。以以 2 2.5.5D D interposerinterposer 为例,为例,其制造流程可以分为三大部分:TSV process-Via last or Via middle(TSV 孔的制造)、Front side process-Dual Damascene process(正面制程-大马士革工艺)以及 Backside process-Cu Expo